From a555bb68a86a8d57cd3cae3d5e3c14acfda6fd6d Mon Sep 17 00:00:00 2001 From: Kévin Le Gouguec Date: Tue, 26 Mar 2019 15:04:31 +0100 Subject: [implem-vhdl] Factorisation du code --- .../encryptdecrypt/state_key_register.vhd | 26 ++++++++++++++++++++++ 1 file changed, 26 insertions(+) create mode 100644 implementations/vhdl/add_vhdltbc/encryptdecrypt/state_key_register.vhd (limited to 'implementations/vhdl/add_vhdltbc/encryptdecrypt/state_key_register.vhd') diff --git a/implementations/vhdl/add_vhdltbc/encryptdecrypt/state_key_register.vhd b/implementations/vhdl/add_vhdltbc/encryptdecrypt/state_key_register.vhd new file mode 100644 index 0000000..60b9403 --- /dev/null +++ b/implementations/vhdl/add_vhdltbc/encryptdecrypt/state_key_register.vhd @@ -0,0 +1,26 @@ +library IEEE; +library work; +use IEEE.numeric_std.ALL; +use IEEE.STD_LOGIC_1164.ALL; +use work.crypt_pack.ALL; + +entity state_key_register is + port( + state_key_i : in type_tweak_key_array; -- Etat d'entrée + state_key_o : out type_tweak_key_array; -- Etat de sortie + clock_i : in std_logic; -- Permet de gérer la clock + reset_i : in std_logic); +end state_key_register; + +architecture state_key_register_arch of state_key_register is +begin + process(reset_i, clock_i) -- On définit ici un process car les fonctions ne doivent pas se faire en même temps + begin + if(reset_i = '0') then + state_key_o <= (others => (others => (others => '0'))); --si rest_i est nul c'est que les valeurs de state_o sont nuls + elsif(clock_i'event and clock_i = '1') then -- Dans le cas d'un front descendant d'horloge state_o prend la valeur de state_i. On utilise un front descendant d'horloge pour un soucis de synchronisation avec sbox + state_key_o <= state_key_i; + end if; + end process; + + end state_key_register_arch; -- cgit v1.2.3